نوشته شده توسط : زپو

 طراحی و پیاده سازی اسیلوسکوپ با FPGA


 در این ارائه که کاملا تخصصی رشته برق می باشد سعی شده است نحوه طراحی و پیاده سازی اسلوسکوپ دیجیتال با FPGA توضیح داده شود.

خرید و دانلود  طراحی و پیاده سازی اسیلوسکوپ با FPGA




:: برچسب‌ها: طراحی اسیلوسکوپ , FPGA , VHDL ,
:: بازدید از این مطلب : 66
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 23 شهريور 1395 | نظرات ()
نوشته شده توسط : زپو

 پردازش سیگنال دیجیتال با FPGA ها (زبان اصلی)


کتاب پردازش سیگنال دیجیتال با FPGA ها
* قبل از خرید می توانید فصل اول کتاب را با استفاده از گزینه "دمو" بصورت رایگان دریافت نمایید.

خرید و دانلود  پردازش سیگنال دیجیتال با FPGA ها (زبان اصلی)




:: برچسب‌ها: پردازش , سیگنال , دیجیتال , با , FPGA , ها , (زبان ,
:: بازدید از این مطلب : 90
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 18 مرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 کتاب پردازش تصویر LABVIEW + کتاب کنترل فازی توسط FPGA در LABVIEW


دو جلد کتاب کم نظیر در زمینه پردازش تصویر و کنترل فازی بر پایه FPGA   در labview

خرید و دانلود  کتاب پردازش تصویر LABVIEW + کتاب کنترل فازی توسط FPGA در LABVIEW




:: برچسب‌ها: کنترل فازی , کنترل فازی در LABVIEW , LABVIEW IMAGE PROCESSINg , fpga labview , fuzzy control , fpga fuzzy control , کنترل فازی در لب ویوو , fuzzy logic , fpga , پردازش تصویر , لب ویوو , Image Acquisition Processing with LabVIEW ,
:: بازدید از این مطلب : 140
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 7 تير 1395 | نظرات ()
نوشته شده توسط : زپو

 فیلم آموزشی شبیه‌سازی با نرم افزار ISE14.1 قسمت اول


در این فیلم آموزشی چگونگی شبیه سازی شماتیک یک گیت منطقی مورد بررسی قرار میگیرد و صحت عملکرد آن نیز ارزیابی می‌شود.

خرید و دانلود  فیلم آموزشی شبیه‌سازی با نرم افزار ISE14.1 قسمت اول




:: برچسب‌ها: FPGA , Verilog , VHDL , ISE , ISIM ,
:: بازدید از این مطلب : 139
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 30 مرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 دانلود پروژه کارشناسی برق بررسی FPGA و كاربردهای آن


عنوان پروژه: بررسي FPGA و كاربردهاي آن
قالب فایل: WORD
تعداد صفحات: 58 صفحه

فهرست مطالب:

مقدمه

ساختار كلي   FPGA

مقايسه FPGA با MPGA

مراحل پياده سازي يك طرح بر روي FPGA

جايگزيني و سيم كشي اتصالات داخلي

انواع متفاوت معماري هاي FPGA

معيارهاي اساسي انتخاب واستفاده ازFPGA

تكنولوژي هاي مختلف برنامه ريزي

استفاده از S RAM

استفاده از Anti_Fuse

استفاده از تكنولوژي هاي گيت شناور( E EPROM, EPROM  )

معماري بلوكهاي منطقي

اثر معماري بلوكهاي منطقي بر كارايي FPGA

معماري اتصالات قابل برنامه ريزي

تراشه هاي قابل بر نامه ريزي CPLD

مقايسه FPGA ها و CPLD ها

انواع PLD ها

مقايسه معماري CPLD ها و FPGA ها

مقايسه CPLD ها و FPGA از نظر اتصالات داخلي

بهره برداري از گيت هاي منطقي

تكنولوژي ساخت تراشه

زبان توصيف سخت افزاري AHDL

نمادها

اسامي در AHDL

گروهها

محدوده و زير محدوده گروهها

عبارات بولي

عملگرهاي منطقي

عملگرهاي حسابي

مقايسه گرها

حق تقدم در عملگرهاي بولي و مقايسه گرها

گيتهاي استاندارد(ساده)

بافر TRI

ماكروفانكشن ها

پورتها

نگاهي گذرا به VHDL

ويژگيهاي زبان VHDL

دستورات زبان VHDL

مراحل پياده‌سازي برنامه‌هاي  VHDL در FPGA


* در مقدمه پروژه چنین می خوانیم:

امروزه  با پيشرفت در زمينه ساخت قطعات قابل برنامه ريزي در روشهاي طراحي  سخت افزار تكنولوژي V LSIجايگزين SSI شده است.رشد سريع الكترونيك سبب شده است تا امكان طراحي با مدارهاي مجتمعي فراهم شود كه درآنها استفاده از قابليت مدار مجتمع با تراكم بالا و كاربرد خاص نسبت به ساير كاربردهاي ان اهميت بيشتري دارد. از اينرواخيرا مدارهاي مجتمع با كاربرد خاص(  Integrated Circuit (Application  Specific به عنوان راه حل مناسبي مورد توجه قرار گرفته است(ASIC) وروشهاي متنوعي در توليداين تراشه ها پديدآمده است.در يك جمع بندي كلي مزاياي طراحي به روش A SIC عبارت است از :

كاهش ابعاد و حجم سيستمكاهش هزينه و افزايش قابليت اطمينان سيستم كه اين امر ناشي ازآن است كه بخش بزرگي از يك طرح به داخل تراشه منتقل ميشود وسبب كاهش زمان ، هزينه مونتاژ راه اندازي ونگهداري طرح مي شود و در نتيجه قابليت اطمينان بالا ميرود.كاهش مد ت زمان  طراحي وساخت وعرضه به بازاركاهش توان مصرفي ,نويز واغتشاشحفاظت از طرح:سيستم هايي مه با استفاده از تراشه هاي استاندارد ساخته مي شوند به علت وجود اطلاعات كامل در مورد اين تراشه ها به راحتي از طريق مهندسي معكوس قابل شناسايي و مشابه سازي هستند.در عين حال امنيت طرح در تجارت از اهميت زيادي بر خوردار است و اكثر طراحان مايلند تا از اين بابت اطمينان حاصل كنند .

اولين تراشه قابل برنامه ريزي كه به بازار عرضه شد ، حافظه هاي فقط خواندني برنامه پذير PROM)) بود كه خطوط آدرس به عنوان ورودي وخطوط داده به عنوان خروجي اين تراشه ها تلقي مي شد. PROM شامل  دسته اي از گيتهاي  AND ثابت شده(غير قابل برنامه ريزي ) كه به صورت رمز گشا بسته شده اند و نيز يك ارايه O R قابل برنامه ريزي  است.

از آنجايي كه PROM داراي قابليت هاي لازم براي پياده سازي مدارهاي منطقي نمي باشد، از اين تراشه ها بيشتر به عنوان حافظه هاي قابل برنامه ريزي استفاده مي شود.

اين قطعات داراي دو آرايه قابل برنامه  ريزي AND,OR هستند .در سال 1920 Philips, ساختار PLA  را به بازار عرضه كرد كه دواشكال ان  هزينه گران ساخت ان وسرعت كم آن بود.

شركت Memories   Monolitic  براي پوشش دادن اشكالات PLA ساختار آرايه قابل  برنامه ريزي منطقي PAL را به بازار عرضه كرد. PAL شامل  يك آرايه AND قابل برنامه ريزي و يك OR تثبيت شده است.

PALهاي استاندارد،آرايشهاي متفاوتي دارند كه هر يك از آنها توسط عددي يكتا مشخص مي شوند.اين عدد هميشه  با پيشوند PAL  شروع مي- شود .دو رقم بعدازPAL , تعداد وروديها را نشان مي دهد كه شامل خروجيهايي است كه به صورت ورودي به كار روند.حرف بعد از تعداد وروديها نوع خروجي را نشان مي دهد:

L  يعني فعال پايين,  H  يعني فعال بالا و  P يعني قابل برنامه ريزي .

يك يا دو عد د بعدي كه بعد از نوع خروجي قرار مي گيرد،تعداد خروجيهاست. به عنوان مثال PAL10L8  داراي 10 ورودي و8 خروجي فعال پايين است.

علاوه بر اين شماره  PALمي تواند  پسوند هايي براي تعيين سرعت ،نوع بسته بندي و حوزه حرارتي داشته باشد.

بعد از PAL، يكي از تراشه هاي منطقي قابل برنامه ريزي PLD(Programable Logic Device) كه در بسياري از كاربرد ها،جايگزين مدارهاي MSI,LSI  با عنوان  آرايه عمومي منطقي GAL)) به بازار عرضه شد.

GAL(Generic Array Logic) شامل آرايه اي قابل برنامه ريزي از گيت هاي AND است كه به گيتهاي  OR متصل شده است.

درGAL به جاي فيوزاز سلولهايي از نوع CMOS كه قابل پاك شدن  به صورت الكتريكي هستند (E2CMOS) هستند استفاده شده است.

GAL آرايشهاي متنوعي  دارد  كه هر يك توسط  شماره  يكتايي مشخص مي شود.اين شماره ،همواره با پيشوند GAL آغاز ميشود دو رقم اوليه كه بعد از پيشوند GAL مي آيد تعداد وروديها را نشان مي دهند كه  خروجيها يي كه ميتوانند به عنوان ورودي نيز به كار روند را در بر دارد.حرف V كه بعد از وروديها مي ايد،خروجي متغير و يك يا دو رقم بعد از آن، تعداد خروجيها را نشان مي دهد.

به عنوان مثال GAL1 6V 8 داراي 16 ورودي و 8 خروجي متغير است.

به همراه تراشه هاي قابل برنامه ريزي ASIC قابل ماسك MPGA(Masked Programmable Gate Array) نيز شروع به رشد كرد كه به صورت ارايه أي  از ترانزيستور هاي پيش ساخته هستند و براي پياده سازي مدارهاي منطقي ، در كارخانه هاي سازنده به يكديگر متصل مي شوند.ظرفيت آنها طي ده سال ، از  حدود هزار گيت به مرز چند ده هزار گيت رسيد.

پيشرفت در ابزار هاي طراحي  و نيز تراشه هاي قابل برنا مه ريزي منجر به عرضه FPGA شد.

امروزه FPGA ها از نظر تكنولوژي در زمره بزرگترين مدارهاي مجتمع موجود در بازار هستند.مثلا محصولات Altera  از سري FLEX10K با تكنولوژي نيم ميكرون ، حدود ده ميليون ترانزيستور را در گستره أي به ابعاد  1.8cmدر 1.5 cmجاي داده اند.

گر چه اين محصولات  ظرفيتي  بيش از 300000 گيت و300 پايه I/ /O  را به كاربر عرضه مي كند ولي با اين همه هنوز از تراشه هايي چون 1 6V8  و نيز سري   74LS00استفاده فراواني به عمل مي ايد. با وجود اينكه مي توان 7000 نوع از تراشه  اخير در يك FPGA معمولي جاي داد.

بيشتر FPGA ها ي مورد استفاده ظرفيتي حدود 8000 گيت دارند .از       هاي بزرگتر براي ساخت نمونه هاي اوليه  به منظور پياده سازي نهايي  با MPGA ها استفاده مي گردد .

اين امكان نتيجه پيشرفت در نرم افزار هاي طراحي است كه ميتوانند مستقل از تراشه نهايي طراحي را انجام دهند و در نهايت طراح مي تواند تصميم بگيرد كه طرح با FPGA يا MPGA پياده سازي گردد .

به نظر مي رسد كه در آينده ، ايده FPGA همچنان قوام بيشتري به خود گرفته و با ايجاد ابزارهاي طراحي قويتر كه دستورات پيشرفته تري از  VHDL(Very Hardware Description Languages) و AHDL  (Altera Hardware  Description  Languages) را پشتيباني مي كنند، راه براي  به كار گيري هر چه بيشتر  اين گونه تراشه ها هموار گردد.طليعه اين گونه پيشرفت ها را مي توان درتراشه ها ي بسيار پيشرفته (FIPSOC (Fild ed  Programmable System On Chip مشاهده كرد.


خرید و دانلود  دانلود پروژه کارشناسی برق بررسی FPGA و كاربردهای آن




:: برچسب‌ها: FPGA , معماري بلوكهاي منطقي , CPLD , زبان VHDL , گیت , AHDL ,
:: بازدید از این مطلب : 150
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 11 خرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 گزارش کارآموزی


این فایل شامل یک گزارش کارآموزی کامل می باشد.
در پیش نمایش فایل فهرست عناوین و مقدمه ذکر شده است.
موضوع کار شده در کارآموزی کاملا جدید و نو می باشد و به هیچ وجه تکراری نیست
این گزارش را برای دانشجوهای مهندسی برق و الکترونیک و مخابرات همچنین مهندسی کامپیوتر گرایش های نرم افزار و سخت افزار و علوم شناختی مناسب می باشد.
به غیر از محتوای گزارش که برای واحد درسی کارآموزی است این گزارش شامل ترجمه چند مقاله به همراه نتایج کارهای صورت گرفته در موضوع مورد بحث می باشد و از آن می توان برای شروع یک ایده بکر و نو برای پروژه های کارشناسی و ارشد استفاده نمود.

خرید و دانلود  گزارش کارآموزی




:: برچسب‌ها: گزارش کارآموزی , FPGA , شبکه عصبی , پردازش تصویر , علوم شناختی , بینایی , مغز انسان , هولوگرافی , جهان هولوگرافیک , VHDL ,
:: بازدید از این مطلب : 172
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 13 خرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 طراحی کواد کوپتر (quadcopter) در labview


این فایل شامل تمام sub vi های  طراحی کواد کوپتر(quadcopter) در لب ویوو (labview) می باشد
کنترل کواد کوپتر بصورت PID  می باشد


خرید و دانلود  طراحی کواد کوپتر (quadcopter) در labview




:: برچسب‌ها: طراحی , کواد , کوپتر , (quadcopter) , labview+arduino , ARDUINO , Interface for Arduino Toolkit , NI LabVIEW Interface for Arduino Toolkit , طراحی کواد کوپتر , طراحی quadcopter , FPGA , ساخت کواد کوپتر , ساخت QUADCOPTER , LABVIEW و کواد کوپتر , کنترلر PID , کنترل پایداری QUADCOPTER , تعادل در کواد کوپتر ,
:: بازدید از این مطلب : 153
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 22 ارديبهشت 1395 | نظرات ()
نوشته شده توسط : زپو

 برق 101. پیاده سازی شبکه عصبی Hopfield مجتمع سازی گسترده ی (VSLI) دیجیتال، در آرایه های گیت قابل برنامه ریزی میدان (FPGA) برای حل مسایل محدودیت رضایت


پیاده سازی شبکه عصبی Hopfield مجتمع سازی گسترده ی (VSLI) دیجیتال، در آرایه های گیت قابل برنامه ریزی میدان (FPGA) برای حل مسایل محدودیت رضایت
چکیده__ این مقاله در مورد پیاده سازی شبکه های عصبی Hopfield برای حل مسایل مربوط به محدودیت رضایت _با استفاده از آرایه های گیت قابل برنامه ریزی میدان FPGA_ بحث می کند. این مقاله در مورد روش های فرمول بندی این مسایل همانند شبکه های عصبی گسسته بحث می کند، و سپس مساله ی N-queen را با استفاده از فرمولبندی بدست آمده تشریح می کند. سرانجام، نتایج ارایه شده زمان های محاسبه ی یک کامپیوتر معمولی برای شبیه سازی اجرای شبکه Hopfield بر روی یک فضای کاری باکیفیت، مقایسه می کنند. در این روش، رشد پیشرفت قابل مشاهده می باشد که نشان می دهد حداکثر رشد 2 تا 3 برابر دامنه _با استفاده از ابزارهای _FPGA ممکن می باشد.

خرید و دانلود  برق 101. پیاده سازی شبکه عصبی Hopfield مجتمع سازی گسترده ی (VSLI) دیجیتال، در آرایه های گیت قابل برنامه ریزی میدان (FPGA) برای حل مسایل محدودیت رضایت




:: برچسب‌ها: Hopfield , VSLI , FPGA , محدودیت رضایت , آرایه های گیت قابل برنامه ریزی میدان , مقاله انگلیسی برق , مقاله انگلیسی برق و الکترونیک , مقاله انگلیسی برق با ترجمه , مقاله انگلیسی برق با ترجمه فارسی ,
:: بازدید از این مطلب : 138
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 30 ارديبهشت 1395 | نظرات ()
نوشته شده توسط : زپو

---

خرید و دانلود  آموزش شبیه سازی از طریق VHDL-قسمت اول




:: برچسب‌ها: VHDL FPGA شبیه سازی و سنتز , FPGA , VHDL , شبیه سازی و سنتز ,
:: بازدید از این مطلب : 200
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 12 مرداد 1395 | نظرات ()

صفحه قبل 1 2 3 4 5 ... 6341 صفحه بعد